云恒制造:解析AXI4.0 Slave接口设计

本文节选自【全栈芯片工程师】知识星球。解析AXI4.0 Slave接口设计,代码结构非常精简,如下图:

云恒制造:解析AXI4.0 Slave接口设计

云恒制造:解析AXI4.0 Slave接口设计

首先,读写地址通道共用一个FIFO且采用读写交错方式存储。

云恒制造:解析AXI4.0 Slave接口设计

将awaddr、awid、awvalid、awlen、awsize、awburst等信息寄存到FIFO_ADDR,在FIFO_ADDR非空、状态机允许情况下,回一个awready给master完成握手。gclken目前接的常1。

云恒制造:解析AXI4.0 Slave接口设计

将wdata、wstrb等信息寄存到FIFO_WDATA,在FIFO非空、状态机允许情况下,回一个wready给master完成握手。gclken目前接的常1。

云恒制造:解析AXI4.0 Slave接口设计

原文内容参见知识星球。

欢迎加入【全栈芯片工程师】知识星球,手把手教你设计MCU、ISP图像处理,从算法、前端、DFT到后端全流程设计。

实战MCU+ISP图像处理芯片版图

云恒制造:解析AXI4.0 Slave接口设计

实战ISP图像算法效果

云恒制造:解析AXI4.0 Slave接口设计

知识星球发起MCU项目启动,大家一起参与MCU项目规格启动讨论,我把设计、验证、DFT、后端的知识点全部罗列出来,大家一起来完善。

云恒制造:解析AXI4.0 Slave接口设计

以项目驱动的方式介绍MCU芯片全流程设计的方法;提炼相关的检查列表、signoff checklist的样本;让星球成员熟悉SoC架构、设计流程、开发进度、项目管理;

AXI的非突发写、读仿真波形如下:

云恒制造:解析AXI4.0 Slave接口设计

免责声明:文章内容来自互联网,本站仅提供信息存储空间服务,真实性请自行鉴别,本站不承担任何责任,如有侵权等情况,请与本站联系删除。
转载请注明出处:云恒制造:解析AXI4.0 Slave接口设计 https://www.bxbdf.com/a/19747.shtml

上一篇 2023-05-03 17:20:43
下一篇 2023-05-03 17:23:17

猜你喜欢

联系我们

在线咨询: QQ交谈

邮件:362039258#qq.com(把#换成@)

工作时间:周一至周五,10:30-16:30,节假日休息。